N76E003的 DataSheet上说N76E003的每个管脚都提供入管输脚中断功能,最多配置8个IO口管脚用于中断。觉得这几句话单独每一句都对,但是合在一起就是有歧义了。
N76E003如果多个IO口用作管脚中断,那么这些用于中断的IO口应该都是同一个端口的,比如都是端口2的IO口,而这个限制条件DataSheet却没有说明,感觉这会给初学习使用N76E-003的用户造成硬件设计上的错误引导。比如打算用P12,P34两个IO口作为低电平触发的引脚中断,那么管脚中断设置的时候会有: Enable_INT_Port1;
Enable_BIT2_LowLevel_Trig;
Enable_INT_Port3;
Enable_BIT4_LowLevel_Trig;
那么这句话就存在两个问题,其一使能了端口1,通道2低电平触发,端口3,通道4低电平触发,那么按照寄存器配置为什么不会造成P12.P34,P14,P32等多种不可控的组合作为管脚中断呢。其二按照寄存器的配置Enable_INT_Port1是把PIPS[1:0]设置为01,Enable_INT_Port3把PIPS[1:0]设置为11,那么最终结果还是设置PIPS[1:0]设置为了11才对。那就是说最终应该把P32.P34设置为了低电平触发的管脚中断。
以上分析恳请大神指教,如若果真如分析所说,那么作为官方的DataSheet是否应该在措辞上更加严谨呢?
附件是官网最新的DataSheet.
|
|