您好,
我的時鐘源配置如下
UNLOCKREG();
SYSCLK->PWRCON.XTL12M_EN = 1;
LOCKREG();
SYSCLK->APBCLK.UART0_EN = 1;//Enable UART clock
SYSCLK->CLKSEL1.UART_S = 0; //Select 12Mhz for UART clock source
SYSCLK->CLKDIV.UART_N = 0; //UART clock source = 12Mhz;
我主要問題是,我程式設定每接收到8筆資料會中斷ㄧ次,當只接收到5筆資料時這時候差3筆,
所以希望收到uart的time out中斷,可是按照我的設定,我mcu部會發出uart的time out中斷,
請問是否我哪裡設錯?謝謝 |